Главная arrow Двоичный код arrow Двоичный сумматор
Как начинался компьютер
Компьютерная революция
Двоичный код
Разработки военных лет
Интегральные микросхемы
Микрокомпьютер
Персоны
Сеть
Язык компьютера
Развитие ПО
Гибкие системы
Средства разработки
Информатика
Вычислительная наука
Операционные системы
Искусственный интеллект
Предыстория
Поиск
Знания и рассуждения
Логика
Робототехника
 

 
Двоичный сумматор Печать
Подобно тому как вентили соединяются в сумматоры, отдельные сумматоры можно связать в единую схему, образующую каскадный сумматор - устройство, в котором на каждую пару битов приходится один сумматор. В рассмотренном здесь примере два четырехбитных числа (справа) складываются при помощи каскада из 4 сумматоров. Для самого младшего разряда используется полусумматор, который может генерировать бит переноса, но сам не получает его. Остальные сумматоры - полные. Цепочку сумматоров можно продолжить так, чтобы это позволило складывать двоичные числа с требуемым количеством разрядов.
 
Сложение эквивалентных чисел в двоичной и десятичной системах дает одинаковые результаты, в том числе и перенос в следующие разряды. Например, число 7 в двоичной форме равно 0111, а 6 - 0110; соответственно результат их сложения 13 в двоичной системе равен сумме чисел 0111 и 0110, т. е. двоичному числу 1101